1291 lines
31 KiB
JSON
1291 lines
31 KiB
JSON
|
|
{
|
||
|
|
"CurCompileUdps": {},
|
||
|
|
"cycles_program_begin": 69836683650917054,
|
||
|
|
"NameTable": {
|
||
|
|
"PDDW04SDGZ_H_G": [
|
||
|
|
"PDDW04SDGZ_H_G",
|
||
|
|
"CQ4ek",
|
||
|
|
"module",
|
||
|
|
12
|
||
|
|
],
|
||
|
|
"PDB3AC_V_G": [
|
||
|
|
"PDB3AC_V_G",
|
||
|
|
"dviib",
|
||
|
|
"module",
|
||
|
|
9
|
||
|
|
],
|
||
|
|
"PCLAMP_G": [
|
||
|
|
"PCLAMP_G",
|
||
|
|
"DA1Pu",
|
||
|
|
"module",
|
||
|
|
3
|
||
|
|
],
|
||
|
|
"PDUW04DGZ_H_G": [
|
||
|
|
"PDUW04DGZ_H_G",
|
||
|
|
"YTwQz",
|
||
|
|
"module",
|
||
|
|
26
|
||
|
|
],
|
||
|
|
"PVSS1ANA_V_G": [
|
||
|
|
"PVSS1ANA_V_G",
|
||
|
|
"gL5Pd",
|
||
|
|
"module",
|
||
|
|
95
|
||
|
|
],
|
||
|
|
"PVDD3A_H_G": [
|
||
|
|
"PVDD3A_H_G",
|
||
|
|
"DTJPF",
|
||
|
|
"module",
|
||
|
|
86
|
||
|
|
],
|
||
|
|
"PDDW08DGZ_V_G": [
|
||
|
|
"PDDW08DGZ_V_G",
|
||
|
|
"K0TuH",
|
||
|
|
"module",
|
||
|
|
15
|
||
|
|
],
|
||
|
|
"PRCUTA_G": [
|
||
|
|
"PRCUTA_G",
|
||
|
|
"uuDJt",
|
||
|
|
"module",
|
||
|
|
47
|
||
|
|
],
|
||
|
|
"dpram": [
|
||
|
|
"dpram",
|
||
|
|
"bQxt6",
|
||
|
|
"module",
|
||
|
|
135
|
||
|
|
],
|
||
|
|
"PRDW08DGZ_V_G": [
|
||
|
|
"PRDW08DGZ_V_G",
|
||
|
|
"ZZxj5",
|
||
|
|
"module",
|
||
|
|
49
|
||
|
|
],
|
||
|
|
"_vcs_unit__348857874": [
|
||
|
|
"_vcs_unit__348857874",
|
||
|
|
"FgDcH",
|
||
|
|
"module",
|
||
|
|
1
|
||
|
|
],
|
||
|
|
"PDUW16SDGZ_H_G": [
|
||
|
|
"PDUW16SDGZ_H_G",
|
||
|
|
"iWZrk",
|
||
|
|
"module",
|
||
|
|
40
|
||
|
|
],
|
||
|
|
"PDXOEDG_V_G": [
|
||
|
|
"PDXOEDG_V_G",
|
||
|
|
"EZF3t",
|
||
|
|
"module",
|
||
|
|
43
|
||
|
|
],
|
||
|
|
"PENDCAPA_G": [
|
||
|
|
"PENDCAPA_G",
|
||
|
|
"wpYca",
|
||
|
|
"module",
|
||
|
|
45
|
||
|
|
],
|
||
|
|
"sirv_gnrl_dffl": [
|
||
|
|
"sirv_gnrl_dffl",
|
||
|
|
"BM4bj",
|
||
|
|
"module",
|
||
|
|
127
|
||
|
|
],
|
||
|
|
"spi_bus_decoder_0000": [
|
||
|
|
"spi_bus_decoder_0000",
|
||
|
|
"qLaCg",
|
||
|
|
"module",
|
||
|
|
142
|
||
|
|
],
|
||
|
|
"PDDW08DGZ_H_G": [
|
||
|
|
"PDDW08DGZ_H_G",
|
||
|
|
"C0gYT",
|
||
|
|
"module",
|
||
|
|
14
|
||
|
|
],
|
||
|
|
"std": [
|
||
|
|
"std",
|
||
|
|
"reYIK",
|
||
|
|
"module",
|
||
|
|
2
|
||
|
|
],
|
||
|
|
"PVDD2ANA_V_G": [
|
||
|
|
"PVDD2ANA_V_G",
|
||
|
|
"J6VbG",
|
||
|
|
"module",
|
||
|
|
81
|
||
|
|
],
|
||
|
|
"PDUW12SDGZ_V_G": [
|
||
|
|
"PDUW12SDGZ_V_G",
|
||
|
|
"qCQFW",
|
||
|
|
"module",
|
||
|
|
37
|
||
|
|
],
|
||
|
|
"PDB3A_H_G": [
|
||
|
|
"PDB3A_H_G",
|
||
|
|
"dfLHW",
|
||
|
|
"module",
|
||
|
|
6
|
||
|
|
],
|
||
|
|
"PVSS1DGZ_H_G": [
|
||
|
|
"PVSS1DGZ_H_G",
|
||
|
|
"Zp1LH",
|
||
|
|
"module",
|
||
|
|
96
|
||
|
|
],
|
||
|
|
"PRUW16SDGZ_V_G": [
|
||
|
|
"PRUW16SDGZ_V_G",
|
||
|
|
"psjSY",
|
||
|
|
"module",
|
||
|
|
71
|
||
|
|
],
|
||
|
|
"PRDW16SDGZ_V_G": [
|
||
|
|
"PRDW16SDGZ_V_G",
|
||
|
|
"YRh5I",
|
||
|
|
"module",
|
||
|
|
59
|
||
|
|
],
|
||
|
|
"PDDW04SDGZ_V_G": [
|
||
|
|
"PDDW04SDGZ_V_G",
|
||
|
|
"J6fGD",
|
||
|
|
"module",
|
||
|
|
13
|
||
|
|
],
|
||
|
|
"PCLAMPC_H_G": [
|
||
|
|
"PCLAMPC_H_G",
|
||
|
|
"UyGax",
|
||
|
|
"module",
|
||
|
|
4
|
||
|
|
],
|
||
|
|
"PDDW04DGZ_V_G": [
|
||
|
|
"PDDW04DGZ_V_G",
|
||
|
|
"sZaSM",
|
||
|
|
"module",
|
||
|
|
11
|
||
|
|
],
|
||
|
|
"PCLAMPC_V_G": [
|
||
|
|
"PCLAMPC_V_G",
|
||
|
|
"EyyeT",
|
||
|
|
"module",
|
||
|
|
5
|
||
|
|
],
|
||
|
|
"PVDD1ANA_V_G": [
|
||
|
|
"PVDD1ANA_V_G",
|
||
|
|
"BL1m7",
|
||
|
|
"module",
|
||
|
|
77
|
||
|
|
],
|
||
|
|
"PDB3A_V_G": [
|
||
|
|
"PDB3A_V_G",
|
||
|
|
"xqWfY",
|
||
|
|
"module",
|
||
|
|
7
|
||
|
|
],
|
||
|
|
"PDDW12DGZ_H_G": [
|
||
|
|
"PDDW12DGZ_H_G",
|
||
|
|
"atFKr",
|
||
|
|
"module",
|
||
|
|
18
|
||
|
|
],
|
||
|
|
"PDB3AC_H_G": [
|
||
|
|
"PDB3AC_H_G",
|
||
|
|
"LsJ1x",
|
||
|
|
"module",
|
||
|
|
8
|
||
|
|
],
|
||
|
|
"PDDW04DGZ_H_G": [
|
||
|
|
"PDDW04DGZ_H_G",
|
||
|
|
"Z62Gy",
|
||
|
|
"module",
|
||
|
|
10
|
||
|
|
],
|
||
|
|
"PVSS1A_H_G": [
|
||
|
|
"PVSS1A_H_G",
|
||
|
|
"aYKwj",
|
||
|
|
"module",
|
||
|
|
90
|
||
|
|
],
|
||
|
|
"PRDW16SDGZ_H_G": [
|
||
|
|
"PRDW16SDGZ_H_G",
|
||
|
|
"V63WF",
|
||
|
|
"module",
|
||
|
|
58
|
||
|
|
],
|
||
|
|
"PDUW08DGZ_V_G": [
|
||
|
|
"PDUW08DGZ_V_G",
|
||
|
|
"aEWK6",
|
||
|
|
"module",
|
||
|
|
31
|
||
|
|
],
|
||
|
|
"PDUW12DGZ_V_G": [
|
||
|
|
"PDUW12DGZ_V_G",
|
||
|
|
"NkwYe",
|
||
|
|
"module",
|
||
|
|
35
|
||
|
|
],
|
||
|
|
"PDDW08SDGZ_H_G": [
|
||
|
|
"PDDW08SDGZ_H_G",
|
||
|
|
"QjV6F",
|
||
|
|
"module",
|
||
|
|
16
|
||
|
|
],
|
||
|
|
"PDUW16SDGZ_V_G": [
|
||
|
|
"PDUW16SDGZ_V_G",
|
||
|
|
"qePm9",
|
||
|
|
"module",
|
||
|
|
41
|
||
|
|
],
|
||
|
|
"PDDW12DGZ_V_G": [
|
||
|
|
"PDDW12DGZ_V_G",
|
||
|
|
"eR5Zz",
|
||
|
|
"module",
|
||
|
|
19
|
||
|
|
],
|
||
|
|
"rst_gen_unit": [
|
||
|
|
"rst_gen_unit",
|
||
|
|
"anuMN",
|
||
|
|
"module",
|
||
|
|
124
|
||
|
|
],
|
||
|
|
"PDUW16DGZ_H_G": [
|
||
|
|
"PDUW16DGZ_H_G",
|
||
|
|
"M7qR3",
|
||
|
|
"module",
|
||
|
|
38
|
||
|
|
],
|
||
|
|
"PDDW08SDGZ_V_G": [
|
||
|
|
"PDDW08SDGZ_V_G",
|
||
|
|
"N1ndr",
|
||
|
|
"module",
|
||
|
|
17
|
||
|
|
],
|
||
|
|
"ramp_gen_0000": [
|
||
|
|
"ramp_gen_0000",
|
||
|
|
"AyqFm",
|
||
|
|
"module",
|
||
|
|
129
|
||
|
|
],
|
||
|
|
"PDDW12SDGZ_H_G": [
|
||
|
|
"PDDW12SDGZ_H_G",
|
||
|
|
"KpuhN",
|
||
|
|
"module",
|
||
|
|
20
|
||
|
|
],
|
||
|
|
"ulink_descrambler_32": [
|
||
|
|
"ulink_descrambler_32",
|
||
|
|
"yuek5",
|
||
|
|
"module",
|
||
|
|
120
|
||
|
|
],
|
||
|
|
"PDDW12SDGZ_V_G": [
|
||
|
|
"PDDW12SDGZ_V_G",
|
||
|
|
"Pzaun",
|
||
|
|
"module",
|
||
|
|
21
|
||
|
|
],
|
||
|
|
"PDDW16DGZ_H_G": [
|
||
|
|
"PDDW16DGZ_H_G",
|
||
|
|
"GzkJA",
|
||
|
|
"module",
|
||
|
|
22
|
||
|
|
],
|
||
|
|
"systemregfile": [
|
||
|
|
"systemregfile",
|
||
|
|
"qcK8J",
|
||
|
|
"module",
|
||
|
|
115
|
||
|
|
],
|
||
|
|
"PRDW16DGZ_V_G": [
|
||
|
|
"PRDW16DGZ_V_G",
|
||
|
|
"Jztd6",
|
||
|
|
"module",
|
||
|
|
57
|
||
|
|
],
|
||
|
|
"PRUW08SDGZ_V_G": [
|
||
|
|
"PRUW08SDGZ_V_G",
|
||
|
|
"VJ8Wg",
|
||
|
|
"module",
|
||
|
|
63
|
||
|
|
],
|
||
|
|
"PRUW16SDGZ_H_G": [
|
||
|
|
"PRUW16SDGZ_H_G",
|
||
|
|
"riJVY",
|
||
|
|
"module",
|
||
|
|
70
|
||
|
|
],
|
||
|
|
"PVDD2ANA_H_G": [
|
||
|
|
"PVDD2ANA_H_G",
|
||
|
|
"mZVHG",
|
||
|
|
"module",
|
||
|
|
80
|
||
|
|
],
|
||
|
|
"PDDW16DGZ_V_G": [
|
||
|
|
"PDDW16DGZ_V_G",
|
||
|
|
"StNiL",
|
||
|
|
"module",
|
||
|
|
23
|
||
|
|
],
|
||
|
|
"PDDW16SDGZ_H_G": [
|
||
|
|
"PDDW16SDGZ_H_G",
|
||
|
|
"HiTWu",
|
||
|
|
"module",
|
||
|
|
24
|
||
|
|
],
|
||
|
|
"PDDW16SDGZ_V_G": [
|
||
|
|
"PDDW16SDGZ_V_G",
|
||
|
|
"ebe78",
|
||
|
|
"module",
|
||
|
|
25
|
||
|
|
],
|
||
|
|
"ulink_frame_receiver_0000": [
|
||
|
|
"ulink_frame_receiver_0000",
|
||
|
|
"P3BwM",
|
||
|
|
"module",
|
||
|
|
123
|
||
|
|
],
|
||
|
|
"PRDW08SDGZ_H_G": [
|
||
|
|
"PRDW08SDGZ_H_G",
|
||
|
|
"S90qD",
|
||
|
|
"module",
|
||
|
|
50
|
||
|
|
],
|
||
|
|
"PDUW04SDGZ_V_G": [
|
||
|
|
"PDUW04SDGZ_V_G",
|
||
|
|
"mJZpP",
|
||
|
|
"module",
|
||
|
|
29
|
||
|
|
],
|
||
|
|
"PVDD2DGZ_H_G": [
|
||
|
|
"PVDD2DGZ_H_G",
|
||
|
|
"nULrd",
|
||
|
|
"module",
|
||
|
|
82
|
||
|
|
],
|
||
|
|
"PDUW04DGZ_V_G": [
|
||
|
|
"PDUW04DGZ_V_G",
|
||
|
|
"QGhk6",
|
||
|
|
"module",
|
||
|
|
27
|
||
|
|
],
|
||
|
|
"syn_fwft_fifo": [
|
||
|
|
"syn_fwft_fifo",
|
||
|
|
"gzftm",
|
||
|
|
"module",
|
||
|
|
117
|
||
|
|
],
|
||
|
|
"reset_tb": [
|
||
|
|
"reset_tb",
|
||
|
|
"Q3Wk7",
|
||
|
|
"module",
|
||
|
|
148
|
||
|
|
],
|
||
|
|
"PDUW04SDGZ_H_G": [
|
||
|
|
"PDUW04SDGZ_H_G",
|
||
|
|
"wGYhm",
|
||
|
|
"module",
|
||
|
|
28
|
||
|
|
],
|
||
|
|
"PDUW08DGZ_H_G": [
|
||
|
|
"PDUW08DGZ_H_G",
|
||
|
|
"KkPJH",
|
||
|
|
"module",
|
||
|
|
30
|
||
|
|
],
|
||
|
|
"PRUW12SDGZ_V_G": [
|
||
|
|
"PRUW12SDGZ_V_G",
|
||
|
|
"yt645",
|
||
|
|
"module",
|
||
|
|
67
|
||
|
|
],
|
||
|
|
"PRDW12SDGZ_V_G": [
|
||
|
|
"PRDW12SDGZ_V_G",
|
||
|
|
"zIUFF",
|
||
|
|
"module",
|
||
|
|
55
|
||
|
|
],
|
||
|
|
"PDUW08SDGZ_H_G": [
|
||
|
|
"PDUW08SDGZ_H_G",
|
||
|
|
"gxqJp",
|
||
|
|
"module",
|
||
|
|
32
|
||
|
|
],
|
||
|
|
"pulse_generator": [
|
||
|
|
"pulse_generator",
|
||
|
|
"aJYLF",
|
||
|
|
"module",
|
||
|
|
126
|
||
|
|
],
|
||
|
|
"PRCUT_G": [
|
||
|
|
"PRCUT_G",
|
||
|
|
"uQmb5",
|
||
|
|
"module",
|
||
|
|
46
|
||
|
|
],
|
||
|
|
"PDUW12DGZ_H_G": [
|
||
|
|
"PDUW12DGZ_H_G",
|
||
|
|
"HYpLe",
|
||
|
|
"module",
|
||
|
|
34
|
||
|
|
],
|
||
|
|
"PDUW08SDGZ_V_G": [
|
||
|
|
"PDUW08SDGZ_V_G",
|
||
|
|
"UxPrL",
|
||
|
|
"module",
|
||
|
|
33
|
||
|
|
],
|
||
|
|
"PDUW12SDGZ_H_G": [
|
||
|
|
"PDUW12SDGZ_H_G",
|
||
|
|
"uKPxf",
|
||
|
|
"module",
|
||
|
|
36
|
||
|
|
],
|
||
|
|
"spi_sys_0000": [
|
||
|
|
"spi_sys_0000",
|
||
|
|
"QT8j3",
|
||
|
|
"module",
|
||
|
|
144
|
||
|
|
],
|
||
|
|
"PVDD1DGZ_V_G": [
|
||
|
|
"PVDD1DGZ_V_G",
|
||
|
|
"sPggV",
|
||
|
|
"module",
|
||
|
|
79
|
||
|
|
],
|
||
|
|
"iopad": [
|
||
|
|
"iopad",
|
||
|
|
"ga3jL",
|
||
|
|
"module",
|
||
|
|
114
|
||
|
|
],
|
||
|
|
"PRDW08DGZ_H_G": [
|
||
|
|
"PRDW08DGZ_H_G",
|
||
|
|
"swWa5",
|
||
|
|
"module",
|
||
|
|
48
|
||
|
|
],
|
||
|
|
"PDUW16DGZ_V_G": [
|
||
|
|
"PDUW16DGZ_V_G",
|
||
|
|
"FDqaf",
|
||
|
|
"module",
|
||
|
|
39
|
||
|
|
],
|
||
|
|
"PVSS1AC_H_G": [
|
||
|
|
"PVSS1AC_H_G",
|
||
|
|
"EZJLH",
|
||
|
|
"module",
|
||
|
|
92
|
||
|
|
],
|
||
|
|
"PRUW12DGZ_H_G": [
|
||
|
|
"PRUW12DGZ_H_G",
|
||
|
|
"hpMjC",
|
||
|
|
"module",
|
||
|
|
64
|
||
|
|
],
|
||
|
|
"PDXOEDG_H_G": [
|
||
|
|
"PDXOEDG_H_G",
|
||
|
|
"IYQDs",
|
||
|
|
"module",
|
||
|
|
42
|
||
|
|
],
|
||
|
|
"crc32": [
|
||
|
|
"crc32",
|
||
|
|
"T59nH",
|
||
|
|
"module",
|
||
|
|
122
|
||
|
|
],
|
||
|
|
"PVDD2POC_H_G": [
|
||
|
|
"PVDD2POC_H_G",
|
||
|
|
"avdwk",
|
||
|
|
"module",
|
||
|
|
84
|
||
|
|
],
|
||
|
|
"PENDCAP_G": [
|
||
|
|
"PENDCAP_G",
|
||
|
|
"bhWYh",
|
||
|
|
"module",
|
||
|
|
44
|
||
|
|
],
|
||
|
|
"PRDW08SDGZ_V_G": [
|
||
|
|
"PRDW08SDGZ_V_G",
|
||
|
|
"JznNw",
|
||
|
|
"module",
|
||
|
|
51
|
||
|
|
],
|
||
|
|
"PVSS3A_H_G": [
|
||
|
|
"PVSS3A_H_G",
|
||
|
|
"jsR1C",
|
||
|
|
"module",
|
||
|
|
106
|
||
|
|
],
|
||
|
|
"sirv_gnrl_xchecker": [
|
||
|
|
"sirv_gnrl_xchecker",
|
||
|
|
"CjC7H",
|
||
|
|
"module",
|
||
|
|
125
|
||
|
|
],
|
||
|
|
"PRDW16DGZ_H_G": [
|
||
|
|
"PRDW16DGZ_H_G",
|
||
|
|
"EEqKt",
|
||
|
|
"module",
|
||
|
|
56
|
||
|
|
],
|
||
|
|
"PRDW12DGZ_H_G": [
|
||
|
|
"PRDW12DGZ_H_G",
|
||
|
|
"VaZm2",
|
||
|
|
"module",
|
||
|
|
52
|
||
|
|
],
|
||
|
|
"PRDW12DGZ_V_G": [
|
||
|
|
"PRDW12DGZ_V_G",
|
||
|
|
"ZKk4u",
|
||
|
|
"module",
|
||
|
|
53
|
||
|
|
],
|
||
|
|
"da4008_chip_top": [
|
||
|
|
"da4008_chip_top",
|
||
|
|
"ircEj",
|
||
|
|
"module",
|
||
|
|
141
|
||
|
|
],
|
||
|
|
"PRDW12SDGZ_H_G": [
|
||
|
|
"PRDW12SDGZ_H_G",
|
||
|
|
"fTzb4",
|
||
|
|
"module",
|
||
|
|
54
|
||
|
|
],
|
||
|
|
"PRUW08DGZ_H_G": [
|
||
|
|
"PRUW08DGZ_H_G",
|
||
|
|
"fLemy",
|
||
|
|
"module",
|
||
|
|
60
|
||
|
|
],
|
||
|
|
"PVSS2ANA_H_G": [
|
||
|
|
"PVSS2ANA_H_G",
|
||
|
|
"g8kcb",
|
||
|
|
"module",
|
||
|
|
102
|
||
|
|
],
|
||
|
|
"PRUW08DGZ_V_G": [
|
||
|
|
"PRUW08DGZ_V_G",
|
||
|
|
"EtT2L",
|
||
|
|
"module",
|
||
|
|
61
|
||
|
|
],
|
||
|
|
"PRUW08SDGZ_H_G": [
|
||
|
|
"PRUW08SDGZ_H_G",
|
||
|
|
"gwpgC",
|
||
|
|
"module",
|
||
|
|
62
|
||
|
|
],
|
||
|
|
"PRUW12DGZ_V_G": [
|
||
|
|
"PRUW12DGZ_V_G",
|
||
|
|
"pucZW",
|
||
|
|
"module",
|
||
|
|
65
|
||
|
|
],
|
||
|
|
"PVDD3A_V_G": [
|
||
|
|
"PVDD3A_V_G",
|
||
|
|
"t6fPF",
|
||
|
|
"module",
|
||
|
|
87
|
||
|
|
],
|
||
|
|
"PRUW12SDGZ_H_G": [
|
||
|
|
"PRUW12SDGZ_H_G",
|
||
|
|
"EkH6u",
|
||
|
|
"module",
|
||
|
|
66
|
||
|
|
],
|
||
|
|
"PRUW16DGZ_H_G": [
|
||
|
|
"PRUW16DGZ_H_G",
|
||
|
|
"AVYgt",
|
||
|
|
"module",
|
||
|
|
68
|
||
|
|
],
|
||
|
|
"PRUW16DGZ_V_G": [
|
||
|
|
"PRUW16DGZ_V_G",
|
||
|
|
"ErxQ3",
|
||
|
|
"module",
|
||
|
|
69
|
||
|
|
],
|
||
|
|
"PVDD1A_H_G": [
|
||
|
|
"PVDD1A_H_G",
|
||
|
|
"zNPu5",
|
||
|
|
"module",
|
||
|
|
72
|
||
|
|
],
|
||
|
|
"PVDD1A_V_G": [
|
||
|
|
"PVDD1A_V_G",
|
||
|
|
"CNBi6",
|
||
|
|
"module",
|
||
|
|
73
|
||
|
|
],
|
||
|
|
"sirv_gnrl_ltch": [
|
||
|
|
"sirv_gnrl_ltch",
|
||
|
|
"UTi0b",
|
||
|
|
"module",
|
||
|
|
128
|
||
|
|
],
|
||
|
|
"PVDD1AC_H_G": [
|
||
|
|
"PVDD1AC_H_G",
|
||
|
|
"W9VnM",
|
||
|
|
"module",
|
||
|
|
74
|
||
|
|
],
|
||
|
|
"PVDD1AC_V_G": [
|
||
|
|
"PVDD1AC_V_G",
|
||
|
|
"qn6Yx",
|
||
|
|
"module",
|
||
|
|
75
|
||
|
|
],
|
||
|
|
"PVDD1ANA_H_G": [
|
||
|
|
"PVDD1ANA_H_G",
|
||
|
|
"fEWTj",
|
||
|
|
"module",
|
||
|
|
76
|
||
|
|
],
|
||
|
|
"awg_top": [
|
||
|
|
"awg_top",
|
||
|
|
"J5zQK",
|
||
|
|
"module",
|
||
|
|
137
|
||
|
|
],
|
||
|
|
"PVDD1DGZ_H_G": [
|
||
|
|
"PVDD1DGZ_H_G",
|
||
|
|
"Eie6s",
|
||
|
|
"module",
|
||
|
|
78
|
||
|
|
],
|
||
|
|
"PVSS2AC_V_G": [
|
||
|
|
"PVSS2AC_V_G",
|
||
|
|
"YBQ1m",
|
||
|
|
"module",
|
||
|
|
101
|
||
|
|
],
|
||
|
|
"PVSS3AC_V_G": [
|
||
|
|
"PVSS3AC_V_G",
|
||
|
|
"i0k2A",
|
||
|
|
"module",
|
||
|
|
109
|
||
|
|
],
|
||
|
|
"PVDD3AC_V_G": [
|
||
|
|
"PVDD3AC_V_G",
|
||
|
|
"rZC3e",
|
||
|
|
"module",
|
||
|
|
89
|
||
|
|
],
|
||
|
|
"PVDD2DGZ_V_G": [
|
||
|
|
"PVDD2DGZ_V_G",
|
||
|
|
"LSxxn",
|
||
|
|
"module",
|
||
|
|
83
|
||
|
|
],
|
||
|
|
"PVDD2POC_V_G": [
|
||
|
|
"PVDD2POC_V_G",
|
||
|
|
"urn8Q",
|
||
|
|
"module",
|
||
|
|
85
|
||
|
|
],
|
||
|
|
"PVDD3AC_H_G": [
|
||
|
|
"PVDD3AC_H_G",
|
||
|
|
"U0PST",
|
||
|
|
"module",
|
||
|
|
88
|
||
|
|
],
|
||
|
|
"tsdn28hpcpuhdb4096x128m4mw_170a_Int_Array": [
|
||
|
|
"tsdn28hpcpuhdb4096x128m4mw_170a_Int_Array",
|
||
|
|
"bghMB",
|
||
|
|
"module",
|
||
|
|
113
|
||
|
|
],
|
||
|
|
"PVSS1A_V_G": [
|
||
|
|
"PVSS1A_V_G",
|
||
|
|
"ZmPik",
|
||
|
|
"module",
|
||
|
|
91
|
||
|
|
],
|
||
|
|
"PVSS1AC_V_G": [
|
||
|
|
"PVSS1AC_V_G",
|
||
|
|
"I7RzE",
|
||
|
|
"module",
|
||
|
|
93
|
||
|
|
],
|
||
|
|
"PVSS1ANA_H_G": [
|
||
|
|
"PVSS1ANA_H_G",
|
||
|
|
"HtwuV",
|
||
|
|
"module",
|
||
|
|
94
|
||
|
|
],
|
||
|
|
"PVSS1DGZ_V_G": [
|
||
|
|
"PVSS1DGZ_V_G",
|
||
|
|
"jHcbf",
|
||
|
|
"module",
|
||
|
|
97
|
||
|
|
],
|
||
|
|
"PVSS2A_H_G": [
|
||
|
|
"PVSS2A_H_G",
|
||
|
|
"usz4x",
|
||
|
|
"module",
|
||
|
|
98
|
||
|
|
],
|
||
|
|
"PVSS2A_V_G": [
|
||
|
|
"PVSS2A_V_G",
|
||
|
|
"fMI2k",
|
||
|
|
"module",
|
||
|
|
99
|
||
|
|
],
|
||
|
|
"PVSS2AC_H_G": [
|
||
|
|
"PVSS2AC_H_G",
|
||
|
|
"TqmdJ",
|
||
|
|
"module",
|
||
|
|
100
|
||
|
|
],
|
||
|
|
"PVSS2ANA_V_G": [
|
||
|
|
"PVSS2ANA_V_G",
|
||
|
|
"Md441",
|
||
|
|
"module",
|
||
|
|
103
|
||
|
|
],
|
||
|
|
"PVSS2DGZ_H_G": [
|
||
|
|
"PVSS2DGZ_H_G",
|
||
|
|
"ke5cH",
|
||
|
|
"module",
|
||
|
|
104
|
||
|
|
],
|
||
|
|
"PVSS2DGZ_V_G": [
|
||
|
|
"PVSS2DGZ_V_G",
|
||
|
|
"S5Dr6",
|
||
|
|
"module",
|
||
|
|
105
|
||
|
|
],
|
||
|
|
"PVSS3A_V_G": [
|
||
|
|
"PVSS3A_V_G",
|
||
|
|
"VSdee",
|
||
|
|
"module",
|
||
|
|
107
|
||
|
|
],
|
||
|
|
"tsdn28hpcpuhdb4096x128m4mw_170a": [
|
||
|
|
"tsdn28hpcpuhdb4096x128m4mw_170a",
|
||
|
|
"UJ4u7",
|
||
|
|
"module",
|
||
|
|
112
|
||
|
|
],
|
||
|
|
"PVSS3AC_H_G": [
|
||
|
|
"PVSS3AC_H_G",
|
||
|
|
"B0f3F",
|
||
|
|
"module",
|
||
|
|
108
|
||
|
|
],
|
||
|
|
"PVSS3DGZ_H_G": [
|
||
|
|
"PVSS3DGZ_H_G",
|
||
|
|
"rq1J0",
|
||
|
|
"module",
|
||
|
|
110
|
||
|
|
],
|
||
|
|
"PVSS3DGZ_V_G": [
|
||
|
|
"PVSS3DGZ_V_G",
|
||
|
|
"IZu3i",
|
||
|
|
"module",
|
||
|
|
111
|
||
|
|
],
|
||
|
|
"DEM_PhaseSync_4008": [
|
||
|
|
"DEM_PhaseSync_4008",
|
||
|
|
"sIRhK",
|
||
|
|
"module",
|
||
|
|
138
|
||
|
|
],
|
||
|
|
"dacif_0000": [
|
||
|
|
"dacif_0000",
|
||
|
|
"yeRHW",
|
||
|
|
"module",
|
||
|
|
116
|
||
|
|
],
|
||
|
|
"dac_regfile": [
|
||
|
|
"dac_regfile",
|
||
|
|
"LR0zI",
|
||
|
|
"module",
|
||
|
|
118
|
||
|
|
],
|
||
|
|
"ulink_rx": [
|
||
|
|
"ulink_rx",
|
||
|
|
"dteMU",
|
||
|
|
"module",
|
||
|
|
119
|
||
|
|
],
|
||
|
|
"ulink_descrambler_128": [
|
||
|
|
"ulink_descrambler_128",
|
||
|
|
"qxEhc",
|
||
|
|
"module",
|
||
|
|
121
|
||
|
|
],
|
||
|
|
"sram_if": [
|
||
|
|
"sram_if",
|
||
|
|
"NABmh",
|
||
|
|
"module",
|
||
|
|
130
|
||
|
|
],
|
||
|
|
"sram_if_0000": [
|
||
|
|
"sram_if_0000",
|
||
|
|
"nJgqZ",
|
||
|
|
"module",
|
||
|
|
131
|
||
|
|
],
|
||
|
|
"sram_if_0001": [
|
||
|
|
"sram_if_0001",
|
||
|
|
"z4wk8",
|
||
|
|
"module",
|
||
|
|
132
|
||
|
|
],
|
||
|
|
"sram_if_0002": [
|
||
|
|
"sram_if_0002",
|
||
|
|
"bEAZ8",
|
||
|
|
"module",
|
||
|
|
133
|
||
|
|
],
|
||
|
|
"sram_dmux_w_0000": [
|
||
|
|
"sram_dmux_w_0000",
|
||
|
|
"dc6nH",
|
||
|
|
"module",
|
||
|
|
134
|
||
|
|
],
|
||
|
|
"clk_regfile": [
|
||
|
|
"clk_regfile",
|
||
|
|
"jAdLC",
|
||
|
|
"module",
|
||
|
|
136
|
||
|
|
],
|
||
|
|
"DA4008_DEM_Parallel_PRBS_1CH": [
|
||
|
|
"DA4008_DEM_Parallel_PRBS_1CH",
|
||
|
|
"cQW1k",
|
||
|
|
"module",
|
||
|
|
139
|
||
|
|
],
|
||
|
|
"DA4008_DEM_Parallel_PRBS_64CH": [
|
||
|
|
"DA4008_DEM_Parallel_PRBS_64CH",
|
||
|
|
"q09PC",
|
||
|
|
"module",
|
||
|
|
140
|
||
|
|
],
|
||
|
|
"spi_slave": [
|
||
|
|
"spi_slave",
|
||
|
|
"eAsJz",
|
||
|
|
"module",
|
||
|
|
143
|
||
|
|
],
|
||
|
|
"spi_if": [
|
||
|
|
"spi_if",
|
||
|
|
"IHYdB",
|
||
|
|
"module",
|
||
|
|
145
|
||
|
|
],
|
||
|
|
"clk_gen": [
|
||
|
|
"clk_gen",
|
||
|
|
"MEIvW",
|
||
|
|
"module",
|
||
|
|
146
|
||
|
|
],
|
||
|
|
"DEM_Reverse_64CH_0000": [
|
||
|
|
"DEM_Reverse_64CH_0000",
|
||
|
|
"YnCHV",
|
||
|
|
"module",
|
||
|
|
147
|
||
|
|
],
|
||
|
|
"DW_sync_0000": [
|
||
|
|
"DW_sync_0000",
|
||
|
|
"zVfcK",
|
||
|
|
"module",
|
||
|
|
149
|
||
|
|
],
|
||
|
|
"DW_pulse_sync_0000": [
|
||
|
|
"DW_pulse_sync_0000",
|
||
|
|
"Ss3zK",
|
||
|
|
"module",
|
||
|
|
150
|
||
|
|
],
|
||
|
|
"lvds_if": [
|
||
|
|
"lvds_if",
|
||
|
|
"nS0i0",
|
||
|
|
"module",
|
||
|
|
151
|
||
|
|
],
|
||
|
|
"TB": [
|
||
|
|
"TB",
|
||
|
|
"sH4Fc",
|
||
|
|
"module",
|
||
|
|
152
|
||
|
|
],
|
||
|
|
"...MASTER...": [
|
||
|
|
"SIM",
|
||
|
|
"amcQw",
|
||
|
|
"module",
|
||
|
|
153
|
||
|
|
]
|
||
|
|
},
|
||
|
|
"MlibObjs": {},
|
||
|
|
"perf": [
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"main",
|
||
|
|
"entry",
|
||
|
|
0.024121999740600586,
|
||
|
|
0.048149999999999998,
|
||
|
|
0.026081,
|
||
|
|
219352,
|
||
|
|
219352,
|
||
|
|
0.0,
|
||
|
|
0.0,
|
||
|
|
1773384883.0636001,
|
||
|
|
69836683651160884
|
||
|
|
],
|
||
|
|
"sub": [
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doParsingAndDesignResolution",
|
||
|
|
"entry",
|
||
|
|
0.61952400207519531,
|
||
|
|
0.051928000000000002,
|
||
|
|
0.046050000000000001,
|
||
|
|
279508,
|
||
|
|
280308,
|
||
|
|
0.0,
|
||
|
|
0.0,
|
||
|
|
1773384883.6590021,
|
||
|
|
69836685199226338
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doParsingAndDesignResolution",
|
||
|
|
"exit",
|
||
|
|
0.79578900337219238,
|
||
|
|
0.21757499999999999,
|
||
|
|
0.056628999999999999,
|
||
|
|
289728,
|
||
|
|
290376,
|
||
|
|
0.0,
|
||
|
|
0.0,
|
||
|
|
1773384883.8352671,
|
||
|
|
69836685657512606
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doPostDesignResolutionToVir2Vcs",
|
||
|
|
"entry",
|
||
|
|
0.80727696418762207,
|
||
|
|
0.21975,
|
||
|
|
0.057672000000000001,
|
||
|
|
289728,
|
||
|
|
290376,
|
||
|
|
0.0031110000000000001,
|
||
|
|
0.0051859999999999996,
|
||
|
|
1773384883.846755,
|
||
|
|
69836685687355558
|
||
|
|
],
|
||
|
|
"sub": [
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doUptoVir2VcsNoSepCleanup",
|
||
|
|
"entry",
|
||
|
|
0.94673585891723633,
|
||
|
|
0.35519499999999998,
|
||
|
|
0.061685999999999998,
|
||
|
|
294372,
|
||
|
|
294376,
|
||
|
|
0.0031110000000000001,
|
||
|
|
0.0051859999999999996,
|
||
|
|
1773384883.9862139,
|
||
|
|
69836686049950860
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doUptoVir2VcsNoSepCleanup",
|
||
|
|
"exit",
|
||
|
|
2.2809469699859619,
|
||
|
|
1.5767949999999999,
|
||
|
|
0.115691,
|
||
|
|
323304,
|
||
|
|
323316,
|
||
|
|
0.013518000000000001,
|
||
|
|
0.053027999999999999,
|
||
|
|
1773384885.320425,
|
||
|
|
69836689518961740
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doRadify_vir2vcsAll",
|
||
|
|
"entry",
|
||
|
|
2.2810540199279785,
|
||
|
|
1.5768960000000001,
|
||
|
|
0.115698,
|
||
|
|
323304,
|
||
|
|
323316,
|
||
|
|
0.013518000000000001,
|
||
|
|
0.053027999999999999,
|
||
|
|
1773384885.3205321,
|
||
|
|
69836689519144708
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doRadify_vir2vcsAll",
|
||
|
|
"exit",
|
||
|
|
2.390002965927124,
|
||
|
|
1.6828370000000001,
|
||
|
|
0.11870600000000001,
|
||
|
|
323304,
|
||
|
|
323316,
|
||
|
|
0.013518000000000001,
|
||
|
|
0.053027999999999999,
|
||
|
|
1773384885.429481,
|
||
|
|
69836689802505684
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
}
|
||
|
|
]
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doPostDesignResolutionToVir2Vcs",
|
||
|
|
"exit",
|
||
|
|
2.3900668621063232,
|
||
|
|
1.682898,
|
||
|
|
0.11871,
|
||
|
|
323304,
|
||
|
|
323316,
|
||
|
|
0.013518000000000001,
|
||
|
|
0.053027999999999999,
|
||
|
|
1773384885.4295449,
|
||
|
|
69836689802567396
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doGAToPass2",
|
||
|
|
"entry",
|
||
|
|
2.3900899887084961,
|
||
|
|
1.6829190000000001,
|
||
|
|
0.118712,
|
||
|
|
323304,
|
||
|
|
323316,
|
||
|
|
0.013518000000000001,
|
||
|
|
0.053027999999999999,
|
||
|
|
1773384885.4295681,
|
||
|
|
69836689802620308
|
||
|
|
],
|
||
|
|
"sub": [
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"DoPass2",
|
||
|
|
"entry",
|
||
|
|
2.4462499618530273,
|
||
|
|
1.6923280000000001,
|
||
|
|
0.12472900000000001,
|
||
|
|
320964,
|
||
|
|
323316,
|
||
|
|
0.025406999999999999,
|
||
|
|
0.082572999999999994,
|
||
|
|
1773384885.485728,
|
||
|
|
69836689948715366
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"DoPass2",
|
||
|
|
"exit",
|
||
|
|
3.007904052734375,
|
||
|
|
1.9932889999999999,
|
||
|
|
0.170853,
|
||
|
|
322940,
|
||
|
|
323316,
|
||
|
|
2.5052089999999998,
|
||
|
|
0.43532799999999999,
|
||
|
|
1773384886.0473821,
|
||
|
|
69836691408994668
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
}
|
||
|
|
]
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"doGAToPass2",
|
||
|
|
"exit",
|
||
|
|
3.0120968818664551,
|
||
|
|
1.9954670000000001,
|
||
|
|
0.17286699999999999,
|
||
|
|
322940,
|
||
|
|
323316,
|
||
|
|
2.5052089999999998,
|
||
|
|
0.43532799999999999,
|
||
|
|
1773384886.0515749,
|
||
|
|
69836691419884288
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
}
|
||
|
|
]
|
||
|
|
},
|
||
|
|
{
|
||
|
|
"stat": [
|
||
|
|
"main",
|
||
|
|
"exit",
|
||
|
|
3.0127658843994141,
|
||
|
|
1.99613,
|
||
|
|
0.172874,
|
||
|
|
322932,
|
||
|
|
323316,
|
||
|
|
2.5052089999999998,
|
||
|
|
0.43532799999999999,
|
||
|
|
1773384886.0522439,
|
||
|
|
69836691421598686
|
||
|
|
],
|
||
|
|
"sub": []
|
||
|
|
}
|
||
|
|
],
|
||
|
|
"PrevCompiledModules": {},
|
||
|
|
"rlimit": {
|
||
|
|
"data": -1,
|
||
|
|
"stack": -1
|
||
|
|
},
|
||
|
|
"cpu_cycles_pass2_start": 69836689948732458,
|
||
|
|
"CompileStrategy": "fullobj",
|
||
|
|
"stat": {
|
||
|
|
"totalObjSize": 872186,
|
||
|
|
"nQuads": 9977,
|
||
|
|
"ru_self_cgstart": {
|
||
|
|
"ru_nivcsw": 11,
|
||
|
|
"ru_utime_sec": 1.692448,
|
||
|
|
"ru_majflt": 0,
|
||
|
|
"ru_minflt": 49024,
|
||
|
|
"ru_stime_sec": 0.124738,
|
||
|
|
"ru_maxrss_kb": 110280,
|
||
|
|
"ru_nvcsw": 59
|
||
|
|
},
|
||
|
|
"cpu_cycles_end": 69836691421745470,
|
||
|
|
"ru_childs_end": {
|
||
|
|
"ru_nivcsw": 26,
|
||
|
|
"ru_utime_sec": 2.5052089999999998,
|
||
|
|
"ru_majflt": 0,
|
||
|
|
"ru_minflt": 72397,
|
||
|
|
"ru_stime_sec": 0.43532799999999999,
|
||
|
|
"ru_maxrss_kb": 65748,
|
||
|
|
"ru_nvcsw": 471
|
||
|
|
},
|
||
|
|
"ru_childs_cgstart": {
|
||
|
|
"ru_nivcsw": 26,
|
||
|
|
"ru_utime_sec": 0.025406999999999999,
|
||
|
|
"ru_majflt": 0,
|
||
|
|
"ru_minflt": 11869,
|
||
|
|
"ru_stime_sec": 0.082572999999999994,
|
||
|
|
"ru_maxrss_kb": 49756,
|
||
|
|
"ru_nvcsw": 27
|
||
|
|
},
|
||
|
|
"cpu_cycles_cgstart": 69836689948977816,
|
||
|
|
"ru_self_end": {
|
||
|
|
"ru_nivcsw": 13,
|
||
|
|
"ru_utime_sec": 1.9961980000000001,
|
||
|
|
"ru_majflt": 0,
|
||
|
|
"ru_minflt": 56461,
|
||
|
|
"ru_stime_sec": 0.172874,
|
||
|
|
"ru_maxrss_kb": 116760,
|
||
|
|
"ru_nvcsw": 88
|
||
|
|
},
|
||
|
|
"nMops": 32190,
|
||
|
|
"mop/quad": 3.2264207677658616,
|
||
|
|
"Frontend(%)": 38.162623375313537,
|
||
|
|
"cpu_cycles_total": 7770828416,
|
||
|
|
"peak_mem_kb": 323316,
|
||
|
|
"mopSpeed": 11564.360931644171,
|
||
|
|
"quadSpeed": 3584.2693077046879,
|
||
|
|
"outputSizePerQuad": 87.419665230029068,
|
||
|
|
"CodeGen(%)": 61.837376624686456,
|
||
|
|
"realTime": 3.0128610134124756
|
||
|
|
},
|
||
|
|
"SIMBData": {
|
||
|
|
"out": "amcQwB.o",
|
||
|
|
"text": 0,
|
||
|
|
"bytes": 142962,
|
||
|
|
"archive": "archive.0/_32553_archive_1.a"
|
||
|
|
},
|
||
|
|
"incremental": "on",
|
||
|
|
"CurCompileModules": [
|
||
|
|
"...MASTER...",
|
||
|
|
"...MASTER...",
|
||
|
|
"da4008_chip_top",
|
||
|
|
"da4008_chip_top",
|
||
|
|
"_vcs_unit__348857874",
|
||
|
|
"_vcs_unit__348857874",
|
||
|
|
"DW_sync_0000",
|
||
|
|
"DW_sync_0000",
|
||
|
|
"sirv_gnrl_xchecker",
|
||
|
|
"sirv_gnrl_xchecker",
|
||
|
|
"PDDW08SDGZ_V_G",
|
||
|
|
"PDDW08SDGZ_V_G",
|
||
|
|
"PDDW16SDGZ_V_G",
|
||
|
|
"PDDW16SDGZ_V_G",
|
||
|
|
"PDUW08SDGZ_V_G",
|
||
|
|
"PDUW08SDGZ_V_G",
|
||
|
|
"PDUW16SDGZ_V_G",
|
||
|
|
"PDUW16SDGZ_V_G",
|
||
|
|
"PRDW12SDGZ_V_G",
|
||
|
|
"PRDW12SDGZ_V_G",
|
||
|
|
"PRUW08SDGZ_V_G",
|
||
|
|
"PRUW08SDGZ_V_G",
|
||
|
|
"PRUW16SDGZ_V_G",
|
||
|
|
"PRUW16SDGZ_V_G",
|
||
|
|
"PDXOEDG_V_G",
|
||
|
|
"PDXOEDG_V_G",
|
||
|
|
"PDB3AC_V_G",
|
||
|
|
"PDB3AC_V_G",
|
||
|
|
"PVDD1AC_V_G",
|
||
|
|
"PVDD1AC_V_G",
|
||
|
|
"PVDD2DGZ_V_G",
|
||
|
|
"PVDD2DGZ_V_G",
|
||
|
|
"PVSS1A_V_G",
|
||
|
|
"PVSS1A_V_G",
|
||
|
|
"PVSS2A_V_G",
|
||
|
|
"PVSS2A_V_G",
|
||
|
|
"PVSS3A_V_G",
|
||
|
|
"PVSS3A_V_G",
|
||
|
|
"sram_if_0002",
|
||
|
|
"sram_if_0002"
|
||
|
|
],
|
||
|
|
"CompileProcesses": [
|
||
|
|
"cgproc.32553.json",
|
||
|
|
"cgproc.32573.json",
|
||
|
|
"cgproc.32574.json",
|
||
|
|
"cgproc.32575.json",
|
||
|
|
"cgproc.32576.json",
|
||
|
|
"cgproc.32577.json",
|
||
|
|
"cgproc.32578.json",
|
||
|
|
"cgproc.32579.json"
|
||
|
|
],
|
||
|
|
"LVLData": [
|
||
|
|
"SIM"
|
||
|
|
],
|
||
|
|
"CompileStatus": "Successful",
|
||
|
|
"PEModules": [],
|
||
|
|
"Misc": {
|
||
|
|
"default_output_dir": "csrc",
|
||
|
|
"vcs_version": "O-2018.09-SP2_Full64",
|
||
|
|
"master_pid": 32553,
|
||
|
|
"vcs_build_date": "Build Date = Feb 28 2019 22:34:30",
|
||
|
|
"csrc": "csrc",
|
||
|
|
"VCS_HOME": "/opt/synopsys/vcs-mx/O-2018.09-SP2",
|
||
|
|
"hostname": "cryo1",
|
||
|
|
"cwd": "/home/shbyang/Desktop/workplace/lin-win-share/DA4008_V1.2/sim/chip_top",
|
||
|
|
"csrc_abs": "/home/shbyang/Desktop/workplace/lin-win-share/DA4008_V1.2/sim/chip_top/csrc",
|
||
|
|
"archive_dir": "archive.0",
|
||
|
|
"daidir": "simv.daidir",
|
||
|
|
"daidir_abs": "/home/shbyang/Desktop/workplace/lin-win-share/DA4008_V1.2/sim/chip_top/simv.daidir"
|
||
|
|
}
|
||
|
|
}
|