clk_gen.v
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_diff.v
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_iir.v.bak
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_mean2.v
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_mean4.v
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_mean4_top.v
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_mean8_top.v
|
增加了matlab中的八倍内插模块,来验证rtl代码的准确性
|
2025-03-08 17:20:21 +08:00 |
tb_top.v.bak
|
增加了八倍内插模块
|
2025-03-08 17:06:02 +08:00 |
tb_z_dsp.v
|
验证使能信号为时钟二分频的可能性
|
2025-03-08 17:20:21 +08:00 |
tb_z_dsp_en_Test.v
|
实现了两路并行的IIR滤波器;增加了将输入分为奇偶两路的模块
|
2025-03-08 17:20:22 +08:00 |