TailCorr/rtl/z_dsp
thfu 48de4a25f1 片上实时产生系数;
增加了z_dsp.sv;
删除了过去插值的相关文件,整理文件夹的结构;
FPGA消耗资源过多;
提高了IIR_Filter_p8.v的可读性,未来需要进一步提高IIR_top.v的可读性,信号的互联是个问题;
2025-03-11 09:17:55 +08:00
..
CoefGen.sv 片上实时产生系数; 2025-03-11 09:17:55 +08:00
FixRound.v 增加了四舍五入的模块,用于复数乘法器,八倍线性插值模块;修改了文件夹的结构 2025-03-08 17:20:22 +08:00
IIR_Filter_p8.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
IIR_top.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
TailCorr_top.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
diff_p.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
mult_C.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
mult_x.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
s2p_2.v 片上实时产生系数; 2025-03-11 09:17:55 +08:00
z_dsp.sv 片上实时产生系数; 2025-03-11 09:17:55 +08:00