TailCorr/rtl
thfu 5433610d48 输出8路转4路后和原来的8路进行比较;
.m输出二进制数,方便配寄存器;
将z_dsp综合成网表用于z芯片的在环验证

v04-script add hex output

v04-z_dsp's netlist used to  z_chip_top
2025-03-11 19:48:56 +08:00
..
MyIIR 八倍内插模块的使能改为时钟二分频; 2025-03-11 19:44:53 +08:00
OtherFile 八倍内插模块的使能改为时钟二分频; 2025-03-11 19:44:53 +08:00
nco 增加了八倍内插模块; 2025-03-11 19:36:24 +08:00
DW02_mult.v 增加了八倍内插模块; 2025-03-11 19:36:24 +08:00
DW_iir_dc.v IIR滤波器使用IP核; 2025-03-11 19:40:19 +08:00
MeanIntp_8.v 八倍内插模块的使能改为时钟二分频; 2025-03-11 19:44:53 +08:00
TailCorr_top.v 八倍内插模块的使能改为时钟二分频; 2025-03-11 19:44:53 +08:00
diff.v 基于IP核的滤波器,使能二分频 2025-03-11 19:42:44 +08:00
z_dsp.v 输出8路转4路后和原来的8路进行比较; 2025-03-11 19:48:56 +08:00
z_dsp_en_Test.v 输出8路转4路后和原来的8路进行比较; 2025-03-11 19:48:56 +08:00