thfu
|
810677ae00
|
1G
|
2025-04-19 11:44:35 +08:00 |
thfu
|
7b521326eb
|
修正系数为实数
|
2025-03-17 15:23:05 +08:00 |
futh0403
|
e32b5fa523
|
与b2支路合并
-TailCorr_top.v需要b系数,其它模块做出对应修改
|
2025-03-17 10:36:25 +08:00 |
thfu
|
ad5c6434e2
|
片上实时产生系数;
增加了z_dsp.sv;
删除了过去插值的相关文件,整理文件夹的结构;
FPGA消耗资源过多,端口使用二维数组;
提高了IIR_Filter_p8.v的可读性,未来需要进一步提高IIR_top.v的可读性,信号的互联是个问题;
|
2025-03-11 17:31:24 +08:00 |
thfu
|
98f6a41ec9
|
实现了两路并行的IIR滤波器;增加了将输入分为奇偶两路的模块
|
2025-03-11 16:28:32 +08:00 |
thfu
|
8fe84d2a79
|
增加了四舍五入的模块,用于复数乘法器,八倍线性插值模块;
修改了文件夹的结构;
增加了z_dsp.m add和diff_plot_py.m;
对valid信号进行修改;增加了z_dsp.m add和diff_plot_py.m
|
2025-03-11 16:28:23 +08:00 |