thfu
|
6862ad024f
|
16路并行,复数乘法器
1.16路62.5M时钟(1G),用于EZQ2.5验证
2.四指数修正
|
2025-04-18 15:19:15 +08:00 |
thfu
|
7b521326eb
|
修正系数为实数
|
2025-03-17 15:23:05 +08:00 |
dada
|
73bc72cfc8
|
data width of multiplier ports has been modified in order to reduce ovreheads
|
2025-03-13 18:49:19 +08:00 |
dada
|
30cc4e3d35
|
八路并行,一路超前计算,七路进位链
2st
|
2025-03-13 18:48:39 +08:00 |
thfu
|
ad5c6434e2
|
片上实时产生系数;
增加了z_dsp.sv;
删除了过去插值的相关文件,整理文件夹的结构;
FPGA消耗资源过多,端口使用二维数组;
提高了IIR_Filter_p8.v的可读性,未来需要进一步提高IIR_top.v的可读性,信号的互联是个问题;
|
2025-03-11 17:31:24 +08:00 |