Commit Graph

13 Commits

Author SHA1 Message Date
thfu 37bd931cd5 片上实时产生系数;
增加了z_dsp.sv;
删除了过去插值的相关文件,整理文件夹的结构;
FPGA消耗资源过多;
提高了IIR_Filter_p8.v的可读性,未来需要进一步提高IIR_top.v的可读性,信号的互联是个问题;
2025-03-11 14:23:59 +08:00
thfu ba57872c55 八路并行的IIR滤波器;
未来需要在片上实时生成系数;
需要提高代码可读性
2025-03-08 17:20:23 +08:00
thfu e474ae1001 实现了两路并行的IIR滤波器;增加了将输入分为奇偶两路的模块 2025-03-08 17:20:22 +08:00
unknown 1b101f1203 将一些reg类型转为wire类型;.m文件进行修改,增加了寻找误差和均方误差均小于万分之一的功能 2025-03-08 17:20:22 +08:00
unknown 6908a7ab66 对valid信号进行修改;增加了z_dsp.m add和diff_plot_py.m 2025-03-08 17:20:22 +08:00
thfu d0417a0d94 增加了四舍五入的模块,用于复数乘法器,八倍线性插值模块;修改了文件夹的结构 2025-03-08 17:20:22 +08:00
thfu eaddd69b8a 输出由八路375M转为4路750M;增加了输入输出的valid信号;使能二分频FIL验证 2025-03-08 17:20:21 +08:00
thfu 4fbe82e7ce 参考IP核,将输入系数的位宽都改为32位;使用参数化的方法来控制 2025-03-08 17:20:21 +08:00
unknown 49d4ce08b0 使能二分频FIL验证 2025-03-08 17:20:21 +08:00
thfu 6b86360660 使能信号二分频后.v文件需要做出一些对应的修改 2025-03-08 17:20:21 +08:00
thfu 6afc50b856 验证使能信号为时钟二分频的可能性 2025-03-08 17:20:21 +08:00
thfu de00099f60 增加了matlab中的八倍内插模块,来验证rtl代码的准确性 2025-03-08 17:20:21 +08:00
unknown aad2a5dadb 增加了八倍内插模块 2025-03-08 17:06:02 +08:00