Commit Graph

14 Commits

Author SHA1 Message Date
thfu 34a39f3875 片上实时产生系数;
增加了z_dsp.sv;
删除了过去插值的相关文件,整理文件夹的结构;
FPGA消耗资源过多;
提高了IIR_Filter_p8.v的可读性,未来需要进一步提高IIR_top.v的可读性,信号的互联是个问题;
2025-03-10 16:36:13 +08:00
thfu ba57872c55 八路并行的IIR滤波器;
未来需要在片上实时生成系数;
需要提高代码可读性
2025-03-08 17:20:23 +08:00
unknown 59eb3f1d1c 原脚本太长,将其划分为不同功能模块以面向对象的编程方式进行封装管理
目前已完成功能设计,但通过全局变量传参,未来需要维护;
包络的产生还不够灵活;
这里只是扫描线路参数和波形,但还没有支持对不同的采样率进行扫描

Signed-off-by: thfu
2025-03-08 17:20:23 +08:00
unknown 0dec9505c5 修改z_dsp.m相关函数以批量扫描线路参数和波形
修改TailCorr_Test的名字便于区分Verdi平台用的脚本和Windows平台

Signed-off-by: unknown <2779155576@qq.com>
2025-03-08 17:20:22 +08:00
thfu e474ae1001 实现了两路并行的IIR滤波器;增加了将输入分为奇偶两路的模块 2025-03-08 17:20:22 +08:00
unknown 780ed2fddf 修改了z_dsp.m的路径 2025-03-08 17:20:22 +08:00
unknown 1b101f1203 将一些reg类型转为wire类型;.m文件进行修改,增加了寻找误差和均方误差均小于万分之一的功能 2025-03-08 17:20:22 +08:00
unknown 6908a7ab66 对valid信号进行修改;增加了z_dsp.m add和diff_plot_py.m 2025-03-08 17:20:22 +08:00
thfu d0417a0d94 增加了四舍五入的模块,用于复数乘法器,八倍线性插值模块;修改了文件夹的结构 2025-03-08 17:20:22 +08:00
thfu eaddd69b8a 输出由八路375M转为4路750M;增加了输入输出的valid信号;使能二分频FIL验证 2025-03-08 17:20:21 +08:00
thfu 4fbe82e7ce 参考IP核,将输入系数的位宽都改为32位;使用参数化的方法来控制 2025-03-08 17:20:21 +08:00
thfu 7e46fbec5c diff_plot.m选择二者最短的长度进行比较 2025-03-08 17:20:21 +08:00
thfu de00099f60 增加了matlab中的八倍内插模块,来验证rtl代码的准确性 2025-03-08 17:20:21 +08:00
thfu 1d450160c4 增加了matlab的验证代码,比较rtl代码和matlab代码的结果 2025-03-08 17:20:21 +08:00