rbpu_datasheet/pin_name.csv

57 lines
4.1 KiB
Plaintext
Raw Permalink Blame History

This file contains ambiguous Unicode characters

This file contains Unicode characters that might be confused with other characters. If you think that this is intentional, you can safely ignore this warning. Use the Escape button to reveal them.

Pin Number,Pin Name,Pin Type,DISCRIPTION
F4,PI_SCLK,I/数字, spi芯片时钟接4.7k上拉电阻到I/O电源
C1,PO_MISO,O/数字, spi数据输出接4.7k上拉电阻到I/O电源
D2,PI_MOSI, I/数字, spi数据输入接4.7k上拉电阻到I/O电源
G7,PI_CSN, I/数字, spi芯片片选接4.7k上拉电阻到I/O电源
C3,PO_INTR_IRQ_N,OD/数字,数字开漏输出,上拉接控制器,异常请求低有效
B8 A6,PI_CHIP_ID[1:0],I/数字,读出芯片的ID编号可通过200欧电阻接I/O电源或地来设置芯片ID编号。
L6,PI_SYNC_IN,I/数字,芯片同步触发信号,高有效
N5,LVDSTX_CLKP,O/数字,测试时钟输出
N6,LVDSTX_CLKN,^,^
E1,PI_PB_RST_N,I/数字,芯片复位信号,低有效
F5 G5 H5 J5,DIG_VDD,POWER,数字模块1.0V电源过流需大于2000mA需要去耦。
A5 B5 C5 D5,IO_VDD,POWER,数字模块1.8V电源过流需大于1000mA需要去耦。
A1 A7 B3 B6 C2 C4 C8 D1 D7 D8 E4 E5 E6 F1 F3 G2 G8 H4 H8 J1 J3 J8 K5 K8 L3 L4 L7 L8 M1 M2 M5 M6 M9 N3 N4 N7 N8 N9,DGND,GROUND,数字地
A9 B10,AVDD_ENCODER,POWER,DAC模拟1.0V编码器供电过流需大于400mA可与其它DAC模拟1.0V共用电源轨道,磁珠隔离,需要去耦。
A11 B11,AVDD_P2S,POWER,DAC模拟1.0V并转串供电过流需大于150mA可与其它DAC模拟1.0V共用电源轨道,磁珠隔离,需要去耦。
C10 D11,DAC_AVDD18,POWER,DAC模拟1.8V供电过流需大于120mA需要去耦。
C9 D9,DAC_DVDD,POWER,DAC数字1.0V电源过流需大于50mA可与DIG_VDD共电源轨道磁珠隔离需要去耦。
E10 F9,PLL_VDD18,POWER,PLL模拟1.8V电源过流需大于50mA需要去耦。
G10 H11,PLL_VDD,POWER,PLL模拟1.0V电源过流需大于50mA可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
J9 J10,VCO_VDD,POWER,VCO模拟1.0V电源过流需大于50mA可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
G9 H9,PLL_DVDD,POWER,PLL数字1.0V供电过流需大于50mA可与DIG_VDD共电源轨道磁珠隔离需要去耦。
K9 L9,ADC_DVDD,POWER,ADC数字1.0V电源过流需大于100mA可与DIG_VDD共电源轨道磁珠隔离需要去耦。
K11 L11,ADC_VDD18,POWER,ADC模拟1.8V电源过流需大于200mA需要去耦。
L10 M10,ADC_VDD,POWER,ADC模拟1.0V电源过流需大于400mA需要去耦。
A10 A13 B9 B12 C11 C12 D10 D13 E9 E13 F10 F12 G12 H10 H13 J11 J13 K10 K12 L12 M13 N10 N13,AGND,GROUND,模拟地
L5 K6 J7 K4 K3 K2 J6 J4 K1 A2 F8 F6 B1 D3 E3 G6 E2 G4 G3 H7 H1 H2 A3 D6 B4 E7 E8 C6 B7 C7 A4 A8,LOC_LVCMOS[31:0],POWER,loc_lvcmos[q\*2+1:q\*2]为解模频点q的反馈结果00、01、10、11电平分别对应0、1、2态和未定义态
M3,RSLT_PUSH_P,O/数字,采集结果数据发送接口
M4,RSLT_PUSH_N,^,^
F7,PO_READ_REQ_N,OD/数字,数字开漏输出,上拉接控制器,读请求低有效
M7,GLB_FB_RX_P,I/数字,反馈结果数据接收接口
M8,GLB_FB_RX_N,^,^
N1,GLB_FB_TX_P,O/数字,反馈结果数据发送接口
N2,GLB_FB_TX_N,^,^
J2 K7 L1 L2,DAQ_GPIO[3:0], IO/数字, daq预留GPIO
D4,PO_PUMP_EN,O/数字,Pump使能信号输出
B2,PO_DEBUG_OUT,O/数字,PLL模块模拟地采用全局地GND
F2 G1 H6 H3,AWG_GPIO[3:0],IO/数字, awg预留GPIO
B13,DAC_VOUTP,O/模拟,DAC模拟输出
C13,DAC_VOUTN,^,^
E12,DAC_VBIAS_IREF_RES,POWER,偏置电路基准电流外接5.2K电阻并联10 uF去耦电容。
G11,VREF500IN,POWER,DAC外部500 mV参考需要去耦
G13,CLK_REF_P,I/模拟,参考/采样时钟输入
F13,CLK_REF_N,^,^
A12,PLL_VREF520,I/模拟,PLL外部520 mV参考电压需要去耦
H12,CP_OUT,O/模拟,PLL电荷泵电压输出
J12,VCTRL,I/模拟,PLL内部VCO控制电压
E11,BIAS_CAP,/,PLL偏置去耦接片外电容100n电容
D12,RES_2K,/,PLL接片外电阻2K
F11,PORT_BIAS_TB,O/模拟,PLL加滤波电容10uF*11uF*10.1uF*3
K13,ADC_VINP,I/模拟,ADC模拟输入信号
L13,ADC_VINN,^,^
N11,ADC_VR850,I/模拟,ADC外部850 mV参考需要去耦
M11,ADC_VR350,I/模拟,ADC外部350 mV参考需要去耦
N12,ADC_REF_SENSE,I/模拟,ADC 带隙电压内外部切换1.8 V选择内部0.52V选择外部
M12,ADC_VBIAS_IREF_RES,O/模拟,ADC偏置电路基准电流外接5.2K电阻并联10 uF去耦电容。