Compare commits

..

No commits in common. "2c23b7b213628e013d1b254170c00790d21d649b" and "7fccc099dcc48d121a8d6a8811bb4eda28e07037" have entirely different histories.

5 changed files with 34 additions and 37 deletions

Binary file not shown.

Before

Width:  |  Height:  |  Size: 74 KiB

After

Width:  |  Height:  |  Size: 65 KiB

View File

@ -2438,8 +2438,8 @@
"Fields": [
{
"Bits": [
31,
16
15,
0
],
"FieldName": "pcw",
"ResetValue": "16'h0000",

View File

@ -1,14 +1,14 @@
,1,2,3,4,5,6,7,8,9,10,11,12,13
A,DGND,LOC_LVCMOS<22>,LOC_LVCMOS<9>,LOC_LVCMOS<1>,IO_VDD,PI_CHIP_ID<0>,DGND,LOC_LVCMOS<0>,AVDD_ENCODER,AGND,AVDD_P2S,PORT_BIAS_TB,AGND
A,DGND,LOC_LVCMOS<22>,LOC_LVCMOS<9>,LOC_LVCMOS<1>,IO_VDD,PI_CHIP_ID<0>,DGND,LOC_LVCMOS<0>,AVDD_ENCODER,AGND,AVDD_P2S,PLL_VREF520,AGND
B,LOC_LVCMOS<19>,PO_DEBUG_OUT,DGND,LOC_LVCMOS<7>,IO_VDD,DGND,LOC_LVCMOS<3>,PI_CHIP_ID<1>,AGND,AVDD_ENCODER,AVDD_P2S,AGND,DAC_VOUTP
C,PO_MISO,DGND,PO_INTR_IRQ_N,DGND,IO_VDD,LOC_LVCMOS<4>,LOC_LVCMOS<2>,DGND,DAC_DVDD,DAC_AVDD18,DAC_VBIAS_IREF_RES,AGND,DAC_VOUTN
D,DGND,PI_MOSI,LOC_LVCMOS<18>,PO_PUMP_EN,IO_VDD,LOC_LVCMOS<8>,DGND,DGND,DAC_DVDD,AGND,DAC_AVDD18,VREF500IN,AGND
E,PI_PB_RST_N,LOC_LVCMOS<15>,LOC_LVCMOS<17>,DGND,DGND,DGND,LOC_LVCMOS<6>,LOC_LVCMOS<5>,AGND,PLL_VDD18,AGND,PLL_VREF520,AGND
F,DGND,AWG_GPIO<3>,DGND,PI_SCLK,DIG_VDD,LOC_LVCMOS<20>,PO_READ_REQ_N,LOC_LVCMOS<21>,PLL_VDD18,AGND,BIAS_CAP,AGND,CLK_REF_N
G,AWG_GPIO<2>,DGND,LOC_LVCMOS<13>,LOC_LVCMOS<14>,DIG_VDD,LOC_LVCMOS<16>,PI_CSN,DGND,PLL_DVDD,PLL_VDD,RES_2K,AGND,CLK_REF_P
H,LOC_LVCMOS<11>,LOC_LVCMOS<10>,AWG_GPIO<0>,DGND,DIG_VDD,AWG_GPIO<1>,LOC_LVCMOS<12>,DGND,PLL_DVDD,VCO_VDD,PLL_VDD,CP_OUT,AGND
J,DGND,DAQ_GPIO<3>,DGND,LOC_LVCMOS<24>,DIG_VDD,LOC_LVCMOS<25>,LOC_LVCMOS<29>,DGND,VCO_VDD,AGND,AGND,VCTRL,AGND
K,LOC_LVCMOS<23>,LOC_LVCMOS<26>,LOC_LVCMOS<27>,LOC_LVCMOS<28>,DGND,LOC_LVCMOS<30>,DAQ_GPIO<2>,DGND,ADC_DVDD,ADC_VDD,ADC_VDD18,ADC_VR850,ADC_REF_SENSE
L,DAQ_GPIO<1>,DAQ_GPIO<0>,DGND,DGND,LOC_LVCMOS<31>,PI_SYNC_IN,DGND,DGND,ADC_DVDD,ADC_VDD,ADC_VDD18,ADC_VR350,ADC_VBIAS_IREF_RES
M,DGND,DGND,RSLT_PUSH_P,RSLT_PUSH_N,DGND,DGND,LVDSTX_CLKP,LVDSTX_CLKN,AGND,AGND,AGND,AGND,AGND
N,GLB_FB_TX_P,GLB_FB_TX_N,DGND,DGND,GLB_FB_RX_P,GLB_FB_RX_N,DGND,AGND,ADC_VINN1,ADC_VINP1,AGND,ADC_VINP2,ADC_VINN2
C,PO_MISO,DGND,PO_INTR_IRQ_N,DGND,IO_VDD,LOC_LVCMOS<4>,LOC_LVCMOS<2>,DGND,DAC_DVDD,DAC_AVDD18,AGND,AGND,DAC_VOUTN
D,DGND,PI_MOSI,LOC_LVCMOS<18>,PO_PUMP_EN,IO_VDD,LOC_LVCMOS<8>,DGND,DGND,DAC_DVDD,AGND,DAC_AVDD18,RES_2K,AGND
E,PI_PB_RST_N,LOC_LVCMOS<15>,LOC_LVCMOS<17>,DGND,DGND,DGND,LOC_LVCMOS<6>,LOC_LVCMOS<5>,AGND,PLL_VDD18,BIAS_CAP,DAC_VBIAS_IREF_RES,AGND
F,DGND,AWG_GPIO<3>,DGND,PI_SCLK,DIG_VDD,LOC_LVCMOS<20>,PO_READ_REQ_N,LOC_LVCMOS<21>,PLL_VDD18,AGND,PORT_BIAS_TB,AGND,CLK_REF_N
G,AWG_GPIO<2>,DGND,LOC_LVCMOS<13>,LOC_LVCMOS<14>,DIG_VDD,LOC_LVCMOS<16>,PI_CSN,DGND,PLL_DVDD,PLL_VDD,VREF500IN,AGND,CLK_REF_P
H,LOC_LVCMOS<11>,LOC_LVCMOS<10>,AWG_GPIO<0>,DGND,DIG_VDD,AWG_GPIO<1>,LOC_LVCMOS<12>,DGND,PLL_DVDD,AGND,PLL_VDD,CP_OUT,AGND
J,DGND,DAQ_GPIO<3>,DGND,LOC_LVCMOS<24>,DIG_VDD,LOC_LVCMOS<25>,LOC_LVCMOS<29>,DGND,VCO_VDD,VCO_VDD,AGND,VCTRL,AGND
K,LOC_LVCMOS<23>,LOC_LVCMOS<26>,LOC_LVCMOS<27>,LOC_LVCMOS<28>,DGND,LOC_LVCMOS<30>,DAQ_GPIO<2>,DGND,ADC_DVDD,AGND,ADC_VDD18,AGND,ADC_VINP
L,DAQ_GPIO<1>,DAQ_GPIO<0>,DGND,DGND,LOC_LVCMOS<31>,PI_SYNC_IN,DGND,DGND,ADC_DVDD,ADC_VDD,ADC_VDD18,AGND,ADC_VINN
M,DGND,DGND,RSLT_PUSH_P,RSLT_PUSH_N,DGND,DGND,GLB_FB_RX_P,GLB_FB_RX_N,DGND,ADC_VDD,ADC_VR350,ADC_VBIAS_IREF_RES,AGND
N,GLB_FB_TX_P,GLB_FB_TX_N,DGND,DGND,LVDSTX_CLKP,LVDSTX_CLKN,DGND,DGND,DGND,AGND,ADC_VR850,ADC_REF_SENSE,AGND

1 1 2 3 4 5 6 7 8 9 10 11 12 13
2 A DGND LOC_LVCMOS<22> LOC_LVCMOS<9> LOC_LVCMOS<1> IO_VDD PI_CHIP_ID<0> DGND LOC_LVCMOS<0> AVDD_ENCODER AGND AVDD_P2S PORT_BIAS_TB PLL_VREF520 AGND
3 B LOC_LVCMOS<19> PO_DEBUG_OUT DGND LOC_LVCMOS<7> IO_VDD DGND LOC_LVCMOS<3> PI_CHIP_ID<1> AGND AVDD_ENCODER AVDD_P2S AGND DAC_VOUTP
4 C PO_MISO DGND PO_INTR_IRQ_N DGND IO_VDD LOC_LVCMOS<4> LOC_LVCMOS<2> DGND DAC_DVDD DAC_AVDD18 DAC_VBIAS_IREF_RES AGND AGND DAC_VOUTN
5 D DGND PI_MOSI LOC_LVCMOS<18> PO_PUMP_EN IO_VDD LOC_LVCMOS<8> DGND DGND DAC_DVDD AGND DAC_AVDD18 VREF500IN RES_2K AGND
6 E PI_PB_RST_N LOC_LVCMOS<15> LOC_LVCMOS<17> DGND DGND DGND LOC_LVCMOS<6> LOC_LVCMOS<5> AGND PLL_VDD18 AGND BIAS_CAP PLL_VREF520 DAC_VBIAS_IREF_RES AGND
7 F DGND AWG_GPIO<3> DGND PI_SCLK DIG_VDD LOC_LVCMOS<20> PO_READ_REQ_N LOC_LVCMOS<21> PLL_VDD18 AGND BIAS_CAP PORT_BIAS_TB AGND CLK_REF_N
8 G AWG_GPIO<2> DGND LOC_LVCMOS<13> LOC_LVCMOS<14> DIG_VDD LOC_LVCMOS<16> PI_CSN DGND PLL_DVDD PLL_VDD RES_2K VREF500IN AGND CLK_REF_P
9 H LOC_LVCMOS<11> LOC_LVCMOS<10> AWG_GPIO<0> DGND DIG_VDD AWG_GPIO<1> LOC_LVCMOS<12> DGND PLL_DVDD VCO_VDD AGND PLL_VDD CP_OUT AGND
10 J DGND DAQ_GPIO<3> DGND LOC_LVCMOS<24> DIG_VDD LOC_LVCMOS<25> LOC_LVCMOS<29> DGND VCO_VDD AGND VCO_VDD AGND VCTRL AGND
11 K LOC_LVCMOS<23> LOC_LVCMOS<26> LOC_LVCMOS<27> LOC_LVCMOS<28> DGND LOC_LVCMOS<30> DAQ_GPIO<2> DGND ADC_DVDD ADC_VDD AGND ADC_VDD18 ADC_VR850 AGND ADC_REF_SENSE ADC_VINP
12 L DAQ_GPIO<1> DAQ_GPIO<0> DGND DGND LOC_LVCMOS<31> PI_SYNC_IN DGND DGND ADC_DVDD ADC_VDD ADC_VDD18 ADC_VR350 AGND ADC_VBIAS_IREF_RES ADC_VINN
13 M DGND DGND RSLT_PUSH_P RSLT_PUSH_N DGND DGND LVDSTX_CLKP GLB_FB_RX_P LVDSTX_CLKN GLB_FB_RX_N AGND DGND AGND ADC_VDD AGND ADC_VR350 AGND ADC_VBIAS_IREF_RES AGND
14 N GLB_FB_TX_P GLB_FB_TX_N DGND DGND GLB_FB_RX_P LVDSTX_CLKP GLB_FB_RX_N LVDSTX_CLKN DGND AGND DGND ADC_VINN1 DGND ADC_VINP1 AGND AGND ADC_VR850 ADC_VINP2 ADC_REF_SENSE ADC_VINN2 AGND

View File

@ -6,30 +6,30 @@ G7,PI_CSN, I/数字, spi芯片片选接4.7k上拉电阻到I/O电源
C3,PO_INTR_IRQ_N,OD/数字,数字开漏输出,上拉接控制器,异常请求低有效
B8 A6,PI_CHIP_ID[1:0],I/数字,读出芯片的ID编号可通过200欧电阻接I/O电源或地来设置芯片ID编号。
L6,PI_SYNC_IN,I/数字,芯片同步触发信号,高有效
M7,LVDSTX_CLKP,O/数字,测试时钟输出
M8,LVDSTX_CLKN,^,^
N5,LVDSTX_CLKP,O/数字,测试时钟输出
N6,LVDSTX_CLKN,^,^
E1,PI_PB_RST_N,I/数字,芯片复位信号,低有效
F5 G5 H5 J5,DIG_VDD,POWER,数字模块1.0V电源过流需大于2000mA需要去耦。
A5 B5 C5 D5,IO_VDD,POWER,数字模块1.8V电源过流需大于1000mA需要去耦。
A1 A7 B3 B6 C2 C4 C8 D1 D7 D8 E4 E5 E6 F1 F3 G2 G8 H4 H8 J1 J3 J8 K5 K8 L3 L4 L7 L8 M1 M2 M5 M6 N3 N4 N7,DGND,GROUND,数字地
A1 A7 B3 B6 C2 C4 C8 D1 D7 D8 E4 E5 E6 F1 F3 G2 G8 H4 H8 J1 J3 J8 K5 K8 L3 L4 L7 L8 M1 M2 M5 M6 M9 N3 N4 N7 N8 N9,DGND,GROUND,数字地
A9 B10,AVDD_ENCODER,POWER,DAC模拟1.0V编码器供电过流需大于400mA可与其它DAC模拟1.0V共用电源轨道,磁珠隔离,需要去耦。
A11 B11,AVDD_P2S,POWER,DAC模拟1.0V并转串供电过流需大于150mA可与其它DAC模拟1.0V共用电源轨道,磁珠隔离,需要去耦。
C10 D11,DAC_AVDD18,POWER,DAC模拟1.8V供电过流需大于120mA需要去耦。
C9 D9,DAC_DVDD,POWER,DAC数字1.0V电源过流需大于50mA可与DIG_VDD共电源轨道磁珠隔离需要去耦。
E10 F9,PLL_VDD18,POWER,PLL模拟1.8V电源过流需大于50mA需要去耦。
G10 H11,PLL_VDD,POWER,PLL模拟1.0V电源过流需大于50mA可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
J9 H10,VCO_VDD,POWER,VCO模拟1.0V电源过流需大于50mA可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
J9 J10,VCO_VDD,POWER,VCO模拟1.0V电源过流需大于50mA可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
G9 H9,PLL_DVDD,POWER,PLL数字1.0V供电过流需大于50mA可与DIG_VDD共电源轨道磁珠隔离需要去耦。
K9 L9,ADC_DVDD,POWER,ADC数字1.0V电源过流需大于100mA可与DIG_VDD共电源轨道磁珠隔离需要去耦。
K11 L11,ADC_VDD18,POWER,ADC模拟1.8V电源过流需大于200mA需要去耦。
K10 L10,ADC_VDD,POWER,ADC模拟1.0V电源过流需大于400mA需要去耦。
A10 A13 B9 B12 C12 D10 D13 E9 E11 E13 F10 F12 G12 H13 J10 J11 J13 M9 M10 M11 M12 M13 N8 N11,AGND,GROUND,模拟地
L10 M10,ADC_VDD,POWER,ADC模拟1.0V电源过流需大于400mA需要去耦。
A10 A13 B9 B12 C11 C12 D10 D13 E9 E13 F10 F12 G12 H10 H13 J11 J13 K10 K12 L12 M13 N10 N13,AGND,GROUND,模拟地
L5 K6 J7 K4 K3 K2 J6 J4 K1 A2 F8 F6 B1 D3 E3 G6 E2 G4 G3 H7 H1 H2 A3 D6 B4 E7 E8 C6 B7 C7 A4 A8,LOC_LVCMOS[31:0],POWER,loc_lvcmos[q\*2+1:q\*2]为解模频点q的反馈结果00、01、10、11电平分别对应0、1、2态和未定义态
M3,RSLT_PUSH_P,O/数字,采集结果数据发送接口
M4,RSLT_PUSH_N,^,^
F7,PO_READ_REQ_N,OD/数字,数字开漏输出,上拉接控制器,读请求低有效
N5,GLB_FB_RX_P,I/数字,反馈结果数据接收接口
N6,GLB_FB_RX_N,^,^
M7,GLB_FB_RX_P,I/数字,反馈结果数据接收接口
M8,GLB_FB_RX_N,^,^
N1,GLB_FB_TX_P,O/数字,反馈结果数据发送接口
N2,GLB_FB_TX_N,^,^
J2 K7 L1 L2,DAQ_GPIO[3:0], IO/数字, daq预留GPIO
@ -38,21 +38,19 @@ B2,PO_DEBUG_OUT,O/数字,PLL模块模拟地采用全局地GND
F2 G1 H6 H3,AWG_GPIO[3:0],IO/数字, awg预留GPIO
B13,DAC_VOUTP,O/模拟,DAC模拟输出
C13,DAC_VOUTN,^,^
C11,DAC_VBIAS_IREF_RES,POWER,偏置电路基准电流外接5.2K电阻并联10 uF去耦电容。
D12,VREF500IN,POWER,DAC外部500 mV参考需要去耦
E12,DAC_VBIAS_IREF_RES,POWER,偏置电路基准电流外接5.2K电阻并联10 uF去耦电容。
G11,VREF500IN,POWER,DAC外部500 mV参考需要去耦
G13,CLK_REF_P,I/模拟,参考/采样时钟输入
F13,CLK_REF_N,^,^
E12,PLL_VREF520,I/模拟,PLL外部520 mV参考电压需要去耦
A12,PLL_VREF520,I/模拟,PLL外部520 mV参考电压需要去耦
H12,CP_OUT,O/模拟,PLL电荷泵电压输出
J12,VCTRL,I/模拟,PLL内部VCO控制电压
F11,BIAS_CAP,/,PLL偏置去耦接片外电容100n电容
G11,RES_2K,/,PLL接片外电阻2K
A12,PORT_BIAS_TB,O/模拟,PLL加滤波电容10uF*11uF*10.1uF*3
N9,ADC_VINN1,I/模拟,ADC模拟输入信号1组负端
N10,ADC_VINP1,I/模拟,ADC模拟输入信号1组正端
N12,ADC_VINP2,I/模拟,ADC模拟输入信号2组正端
N13,ADC_VINN2,I/模拟,ADC模拟输入信号2组负端
K12,ADC_VR850,I/模拟,ADC外部850 mV参考需要去耦
L12,ADC_VR350,I/模拟,ADC外部350 mV参考需要去耦
K13,ADC_REF_SENSE,I/模拟,ADC 带隙电压内外部切换1.8 V选择内部0.52V选择外部
L13,ADC_VBIAS_IREF_RES,O/模拟,ADC偏置电路基准电流外接5.2K电阻并联10 uF去耦电容。
E11,BIAS_CAP,/,PLL偏置去耦接片外电容100n电容
D12,RES_2K,/,PLL接片外电阻2K
F11,PORT_BIAS_TB,O/模拟,PLL加滤波电容10uF*11uF*10.1uF*3
K13,ADC_VINP,I/模拟,ADC模拟输入信号
L13,ADC_VINN,^,^
N11,ADC_VR850,I/模拟,ADC外部850 mV参考需要去耦
M11,ADC_VR350,I/模拟,ADC外部350 mV参考需要去耦
N12,ADC_REF_SENSE,I/模拟,ADC 带隙电压内外部切换1.8 V选择内部0.52V选择外部
M12,ADC_VBIAS_IREF_RES,O/模拟,ADC偏置电路基准电流外接5.2K电阻并联10 uF去耦电容。

1 Pin Number Pin Name Pin Type DISCRIPTION
6 C3 PO_INTR_IRQ_N OD/数字 数字开漏输出,上拉接控制器,异常请求低有效
7 B8 A6 PI_CHIP_ID[1:0] I/数字 读出芯片的ID编号,可通过200欧电阻接I/O电源或地来设置芯片ID编号。
8 L6 PI_SYNC_IN I/数字 芯片同步触发信号,高有效
9 M7 N5 LVDSTX_CLKP O/数字 测试时钟输出
10 M8 N6 LVDSTX_CLKN ^ ^
11 E1 PI_PB_RST_N I/数字 芯片复位信号,低有效
12 F5 G5 H5 J5 DIG_VDD POWER 数字模块1.0V电源,过流需大于2000mA,需要去耦。
13 A5 B5 C5 D5 IO_VDD POWER 数字模块1.8V电源,过流需大于1000mA,需要去耦。
14 A1 A7 B3 B6 C2 C4 C8 D1 D7 D8 E4 E5 E6 F1 F3 G2 G8 H4 H8 J1 J3 J8 K5 K8 L3 L4 L7 L8 M1 M2 M5 M6 N3 N4 N7 A1 A7 B3 B6 C2 C4 C8 D1 D7 D8 E4 E5 E6 F1 F3 G2 G8 H4 H8 J1 J3 J8 K5 K8 L3 L4 L7 L8 M1 M2 M5 M6 M9 N3 N4 N7 N8 N9 DGND GROUND 数字地
15 A9 B10 AVDD_ENCODER POWER DAC模拟1.0V编码器供电,过流需大于400mA,可与其它DAC模拟1.0V共用电源轨道,磁珠隔离,需要去耦。
16 A11 B11 AVDD_P2S POWER DAC模拟1.0V并转串供电,过流需大于150mA,可与其它DAC模拟1.0V共用电源轨道,磁珠隔离,需要去耦。
17 C10 D11 DAC_AVDD18 POWER DAC模拟1.8V供电,过流需大于120mA,需要去耦。
18 C9 D9 DAC_DVDD POWER DAC数字1.0V电源,过流需大于50mA,可与DIG_VDD共电源轨道,磁珠隔离,需要去耦。
19 E10 F9 PLL_VDD18 POWER PLL模拟1.8V电源,过流需大于50mA,需要去耦。
20 G10 H11 PLL_VDD POWER PLL模拟1.0V电源,过流需大于50mA,可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
21 J9 H10 J9 J10 VCO_VDD POWER VCO模拟1.0V电源,过流需大于50mA,可与其它PLL模拟1.0V供电共用电源轨道,磁珠隔离,需要去耦。
22 G9 H9 PLL_DVDD POWER PLL数字1.0V供电,过流需大于50mA,可与DIG_VDD共电源轨道,磁珠隔离,需要去耦。
23 K9 L9 ADC_DVDD POWER ADC数字1.0V电源,过流需大于100mA,可与DIG_VDD共电源轨道,磁珠隔离,需要去耦。
24 K11 L11 ADC_VDD18 POWER ADC模拟1.8V电源,过流需大于200mA,需要去耦。
25 K10 L10 L10 M10 ADC_VDD POWER ADC模拟1.0V电源,过流需大于400mA,需要去耦。
26 A10 A13 B9 B12 C12 D10 D13 E9 E11 E13 F10 F12 G12 H13 J10 J11 J13 M9 M10 M11 M12 M13 N8 N11 A10 A13 B9 B12 C11 C12 D10 D13 E9 E13 F10 F12 G12 H10 H13 J11 J13 K10 K12 L12 M13 N10 N13 AGND GROUND 模拟地
27 L5 K6 J7 K4 K3 K2 J6 J4 K1 A2 F8 F6 B1 D3 E3 G6 E2 G4 G3 H7 H1 H2 A3 D6 B4 E7 E8 C6 B7 C7 A4 A8 LOC_LVCMOS[31:0] POWER loc_lvcmos[q\*2+1:q\*2]为解模频点q的反馈结果,00、01、10、11电平分别对应0、1、2态和未定义态
28 M3 RSLT_PUSH_P O/数字 采集结果数据发送接口
29 M4 RSLT_PUSH_N ^ ^
30 F7 PO_READ_REQ_N OD/数字 数字开漏输出,上拉接控制器,读请求低有效
31 N5 M7 GLB_FB_RX_P I/数字 反馈结果数据接收接口
32 N6 M8 GLB_FB_RX_N ^ ^
33 N1 GLB_FB_TX_P O/数字 反馈结果数据发送接口
34 N2 GLB_FB_TX_N ^ ^
35 J2 K7 L1 L2 DAQ_GPIO[3:0] IO/数字 daq预留GPIO
38 F2 G1 H6 H3 AWG_GPIO[3:0] IO/数字 awg预留GPIO
39 B13 DAC_VOUTP O/模拟 DAC模拟输出
40 C13 DAC_VOUTN ^ ^
41 C11 E12 DAC_VBIAS_IREF_RES POWER 偏置电路基准电流,外接5.2K电阻,并联10 uF去耦电容。
42 D12 G11 VREF500IN POWER DAC外部500 mV参考,需要去耦
43 G13 CLK_REF_P I/模拟 参考/采样时钟输入
44 F13 CLK_REF_N ^ ^
45 E12 A12 PLL_VREF520 I/模拟 PLL外部520 mV参考电压,需要去耦
46 H12 CP_OUT O/模拟 PLL电荷泵电压输出
47 J12 VCTRL I/模拟 PLL内部VCO控制电压
48 F11 E11 BIAS_CAP / PLL偏置去耦,接片外电容100n电容
49 G11 D12 RES_2K / PLL接片外电阻2K
50 A12 F11 PORT_BIAS_TB O/模拟 PLL加滤波电容,10uF*1,1uF*1,0.1uF*3
51 N9 K13 ADC_VINN1 ADC_VINP I/模拟 ADC模拟输入信号1组负端 ADC模拟输入信号
52 N10 L13 ADC_VINP1 ADC_VINN I/模拟 ^ ADC模拟输入信号1组正端 ^
53 N12 N11 ADC_VINP2 ADC_VR850 I/模拟 ADC模拟输入信号2组正端 ADC外部850 mV参考,需要去耦
54 N13 M11 ADC_VINN2 ADC_VR350 I/模拟 ADC模拟输入信号2组负端 ADC外部350 mV参考,需要去耦
55 K12 N12 ADC_VR850 ADC_REF_SENSE I/模拟 ADC外部850 mV参考,需要去耦 ADC 带隙电压内外部切换,1.8 V选择内部,0.52V选择外部
56 L12 M12 ADC_VR350 ADC_VBIAS_IREF_RES I/模拟 O/模拟 ADC外部350 mV参考,需要去耦 ADC偏置电路基准电流,外接5.2K电阻,并联10 uF去耦电容。
K13 ADC_REF_SENSE I/模拟 ADC 带隙电压内外部切换,1.8 V选择内部,0.52V选择外部
L13 ADC_VBIAS_IREF_RES O/模拟 ADC偏置电路基准电流,外接5.2K电阻,并联10 uF去耦电容。

View File

@ -81,7 +81,6 @@ System模块用于管理芯片上控制的状态为芯片运维和调试提
@import "../readout_program/ri_datapath.md"
一般情况下直出模式用于量子实验通过直接输出包含多个读出频率的波形可以实现对多个量子比特的并行读出调制模式用于腔频扫描等应用通过实时修改NCO频率可以实时改变输出频率配合DAQ进行实时读取可以实现扫频功能。若基带信号包含多个频点还能实现多频点并行扫描功能NCO Only模式可以输出连续波形方便连接外部仪器上进行测试用于芯片本身的测试
### 6.2.2 读出回波信号处理